PLL: Yes, Objectif principal: SONET/SDH, Contribution: CML, CMOS, LVDS, LVPECL, Production: CMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:2,
PLL: Yes, Objectif principal: Stratum, Contribution: Clock, Production: CMOS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:12,
PLL: Yes, Objectif principal: Ethernet, Telecom, Contribution: LVCMOS, Production: LVCMOS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 6:3,
PLL: Yes, Objectif principal: SONET/SDH, Stratum, Contribution: LVCMOS, Production: LVCMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 11:13,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH, Contribution: Clock, Production: LVCMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 4:12,
PLL: Yes, Objectif principal: SONET/SDH, Telecom, Contribution: LVCMOS, Production: LVCMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 11:12,
PLL: Yes, Objectif principal: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, Contribution: LVCMOS, LVTTL, Crystal, Production: LVCMOS, LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:10,
PLL: Yes, Objectif principal: Ethernet, PCI Express (PCIe), Contribution: Clock, Crystal, Production: HCSL, LVCMOS, LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:5,
PLL: Yes, Objectif principal: Ethernet, Memory, PCI Express (PCIe), Contribution: LVCMOS, LVTTL, Crystal, Production: LVCMOS, LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:10,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH, Contribution: Clock, Production: HCSL, LVCMOS, LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 4:20,
PLL: Yes, Objectif principal: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, Contribution: LVCMOS, LVPECL, Crystal, Production: LVCMOS, LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:10,
PLL: Yes, Objectif principal: 3G, Ethernet, SONET/SDH, Contribution: LVCMOS, LVDS, LVPECL, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:2,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH, Stratum, Telecom, Contribution: Clock, Production: Clock, Nombre de circuits: 1, Rapport - Entrée:Sortie: 6:4,
PLL: Yes, Objectif principal: Fibre Channel, PCI Express (PCIe), SONET/SDH, Contribution: Clock, Production: LVCMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:6,
PLL: Yes, Objectif principal: Ethernet, Stratum, Contribution: Clock, Production: Clock, Nombre de circuits: 1, Rapport - Entrée:Sortie: 11:8,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH/PDH, Telecom, Contribution: LVCMOS, Production: LVCMOS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 11:9,
PLL: Yes, Objectif principal: Ethernet, Contribution: LVCMOS, Crystal, Production: LVCMOS, LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:8,
PLL: Yes, Objectif principal: SONET/SDH, Stratum, Contribution: Clock, Production: CMOS, LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:12,
PLL: Yes, Objectif principal: Ethernet, Contribution: LVCMOS, Crystal, Production: LVCMOS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:4,
PLL: Yes, Objectif principal: Telecom, Contribution: LVCMOS, Crystal, Production: LVCMOS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:4,
PLL: Yes, Objectif principal: POTS Line Card, Contribution: Clock, Production: Clock, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:5,
PLL: Yes, Objectif principal: Ethernet, Fibre Channel, Contribution: LVCMOS, Crystal, Production: LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:3,
PLL: Yes, Objectif principal: 3G, Ethernet, SONET/SDH, Contribution: LVCMOS, LVDS, LVPECL, Production: LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:2,