PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:2,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Production: Clock, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:4,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: Crystal, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:2,
PLL: Yes, Objectif principal: Ethernet, Contribution: Crystal, Production: LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:1,
PLL: Yes, Objectif principal: Ethernet, PCI Express (PCIe), sRIO, Contribution: LVCMOS, LVTTL, Crystal, Production: HCSL, LVCMOS, LVTTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:12,
PLL: No, Objectif principal: PCI Express (PCIe), Contribution: Crystal, Production: LVDS,
PLL: Yes, Objectif principal: Cavium Processor, Contribution: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, SSTL, Crystal, Production: LVCMOS, LVTTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:6,
PLL: Yes, Objectif principal: Ethernet, PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, M-LVDS, Production: LVDS, LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:4,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: Crystal, Production: HCSL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:4,
PLL: Yes, Objectif principal: Ethernet, Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Production: LVCMOS, LVTTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:1,
PLL: Yes, Objectif principal: Cavium Processor, Contribution: LVCMOS, LVDS, LVPECL, LVTTL, SSTL, Crystal, Production: LVCMOS, LVPECL, LVTTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:7,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:3,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, Crystal, Production: HCSL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:4,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:5,
PLL: Yes, Objectif principal: Ethernet, Contribution: Crystal, Production: HSTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:1,
PLL: No, Objectif principal: Ethernet, SONET/SDH, Contribution: Clock, Crystal, Production: LVDS, LVPECL,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH, Stratum, T1/E1/OC3, Contribution: Clock, Production: CMOS, LVDS, TTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:12,
PLL: Yes, Objectif principal: Ethernet, SONET/SDH, Stratum, Contribution: CMOS, LVDS, PECL, Production: CMOS, LVDS, PECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:2,
PLL: Yes, Objectif principal: Wireless Infrastructure Application, Contribution: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Crystal, Production: LVPECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 3:9,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: LVCMOS, LVTTL, Crystal, Production: LVCMOS, LVTTL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 2:5,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: Crystal, Production: HCSL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:2,
PLL: No, Objectif principal: Ethernet, Fibre Channel, SONET/SDH, Contribution: CML, LVDS, LVPECL, Production: ECL, PECL, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:4,
PLL: Yes, Objectif principal: PCI Express (PCIe), Contribution: Crystal, Production: LVDS, Nombre de circuits: 1, Rapport - Entrée:Sortie: 1:1,